老熟女高潮一区二区三区,亚洲AV综合一区二区在线观看,AV无码一区二区大桥久未,亚洲av无码一区二区三区网站

聯(lián)系我們
發(fā)送郵箱
主頁 ? 新聞資訊 ? 行業(yè)動態(tài) ? Xilinx FPGA控制器的Everspin STT-DDR4設(shè)計指南

Xilinx FPGA控制器的Everspin STT-DDR4設(shè)計指南

2020-01-19 09:22:48

自旋轉(zhuǎn)移扭矩磁阻隨機存取存儲器(STT-MRAM)是一種持久性存儲技術(shù),可利用各種工業(yè)標準接口提供性能,持久性和耐用性。 Everspin推出了STT-MRAM產(chǎn)品,該產(chǎn)品利用稱為JE-DDR4的JEDEC標準DDR4接口的變體,它包含了對完整系統(tǒng)支持所需的獨特功能。本文將幫助工程師了解Xilinx FPGA控制器的Everspin STT-DDR4設(shè)計指南
 
2.啟用ST-DDR4
為了使設(shè)計人員能夠快速集成ST-DDR4支持,該過程從Xilinx Vivado開發(fā)環(huán)境中生成的現(xiàn)有8Gb DDR4 SDRAM-2666存儲器接口生成器(MIG)開始。與8Gb DDR4 SDRAM的差異如下,并將在后續(xù)章節(jié)中進行說明:
1.時間安排(減少工作頻率,增加行訪問時間,增加計數(shù)器寬度并減小CAS頁面大小)
2.加電(校準–校準期間啟用了防亂涂模式)
3.掉電(將所有相關(guān)數(shù)據(jù)塞入或移動到持久性存儲器陣列中)
4.性能(增加管道深度并提高數(shù)據(jù)傳輸效率)
注意:健壯的ST-DDR4持久性存儲器設(shè)計還需要系統(tǒng)級的糾錯碼(ECC)方案,但該文檔不在本文范圍之內(nèi)。
 
3. DDR4 SDRAM-1333內(nèi)存接口
在Xilinx設(shè)計環(huán)境中,將根據(jù)代表8Gb SDRAM DDR4-2666的速度和時序特性的輸入?yún)?shù)生成DDR4接口邏輯。

 
該表顯示了DDR4和ST-DDR4的關(guān)鍵時序參數(shù)
 
由于MIG無法使用當(dāng)前JEDEC標準以外的參數(shù)創(chuàng)建接口邏輯,因此必須首先創(chuàng)建兼容JEDEC的DDR4控制器。 everspin 1Gb ST-DDR4 1333器件最類似于8Gb DDR4-2666 SDRAM器件,因此請使用8Gb DDR4 SDRAM 2666規(guī)格SDRAM DDR4-2666中的時序值,一旦創(chuàng)建了DDR4接口邏輯,就可以修改時序,上電,掉電和性能參數(shù),以啟用ST-DDR4持久性存儲器。
 
強烈建議在創(chuàng)建MIG之后,在Vivado中創(chuàng)建一個示例測試臺,方法是右鍵單擊.xci文件并選擇名為“ Open IP Example Design ...”的菜單項。創(chuàng)建示例設(shè)計將創(chuàng)建一個新的Vivado項目。以及模擬新創(chuàng)建的MIG所需的所有測試文件。請參見Xilinx MIG創(chuàng)建教程,使用Vivado MIG為UltraScale設(shè)計存儲器接口和控制器,以及存儲器接口設(shè)計中心-UltraScale DDR4/DDR4存儲器。

本文關(guān)鍵詞:everspin  STT-DDR4

相關(guān)文章:?everspin非易失性存儲器MR4A16B


深圳市英尚微電子有限公司是一家專業(yè)的靜態(tài)隨機記憶體產(chǎn)品及方案提供商,十年來專業(yè)致力代理分銷存儲芯片IC, SRAM、MRAM、pSRAM、 FLASH芯片、SDRAM(DDR1/DDR2/DDR3)等,為客人提供性價比更高的產(chǎn)品及方案。
英尚微電子中國區(qū)指定的授權(quán)代理:VTI、NETSOL、JSC濟州半導(dǎo)體(EMLSI)、Everspin 、IPSILOG、LYONTEK、ISSI、CYPRESS、ISOCOME、PARAGON、SINOCHIP、UNIIC; 著名半導(dǎo)體品牌的專業(yè)分銷商  如:RAMTROM、ETRON、FUJITSU、LYONTEK、WILLSEMI。
 

?更多資訊關(guān)注SRAMSUN.   cakyus.com         0755-66658299

展開